【计算机组成原理】存储系统(三)—— 主存储器与CPU的连接
需要有两组完全独立的数据线、地址线、控制线。CPU、RAM中也要有更复杂的控制电路两个端口对同一主存操作有以下4种情况:每个存储体存取周期为T,存取时间为 r,假设 T=4r
·
【计算机组成原理】存储系统(三)—— 主存储器与CPU的连接
一、主存储器与CPU的连接
(一)、增加主存的存储字长-位扩展
(二)、增加主存的存储字数-字扩展
一、双口RAM & 多模块存储器
(一)、双端口RAM
需要有两组完全独立的数据线、地址线、控制线。CPU、RAM中也要有更复杂的控制电路
两个端口对同一主存操作有以下4种情况:
- 两个端口同时对不同的地址单元存取数据。
- 两个端口同时对同一地址单元读出数据。
- 两个端口同时对同一地址单元写入数据。 【写入错误】
- 两个端口同时对同一地址单元,一个写入数据,另一个读出数据。 【读出错误】
(二)、多体并行存储器
每个存储体存取周期为T,存取时间为 r,假设 T=4r
(三)、总结

DAMO开发者矩阵,由阿里巴巴达摩院和中国互联网协会联合发起,致力于探讨最前沿的技术趋势与应用成果,搭建高质量的交流与分享平台,推动技术创新与产业应用链接,围绕“人工智能与新型计算”构建开放共享的开发者生态。
更多推荐
所有评论(0)